Task #227
Updated by Jose Chavez about 9 years ago
## Herramienta de software de diseño de PCBs
**Eagle 7.3**
## Funcionalidad
Circuito generador de señales RF a 150MHz y 400MHz a partir de dos PLLs.
Los PLLs controlan el VCO interno que poseen, los cuales son sintonizados mediante inductores previamente calculados.
Vdd = 3.3v
Las pistas están matcheadas a 50 Ohm.
| Funcionalidad | Descripción | Prueba de confiabilidad |
|:----------------------:|:--------------------------------------------------------------------------:|:--------------------------------------------:|
| Generar dos señales RF | Generar dos señales de 150MHz y 400MHz a partir de dos referencias de 10MHz | Medir señales con el analizador de espectros
## Entradas
Entradas digitales de control de PLL: SCLK, SDATA, SEN, PWDN
| | Valores |
|:---:|:-----------:|
| Vih | 0.7Vdd Min. |
| Vil | 0.3Vdd Max. |
| Iih | -10uA,10uA |
| Iil | -10uA,10uA |
Entrada de señal: Señal de sincronismo de 10MHz, previamente generada por un TXCO
| Parámetros | Valores |
|:----------:|:---------------:|
| Frecuencia | 2-26MHz |
| Vref | 0.5v - Vdd+0.3v |
Salida digital: AUXOUT indica cuando la frecuencia esta enganchada.
| Parámetros | Valores |
|:----------:|:------------:|
| Voh | Vdd-0.4v Min |
| Vol | 0.4v Max |
| Ioh | -500uA,500uA |
## Señales de RF o señales críticas del circuito
Las principales señales del circuito son las de salida RF. Como el integrado no puede manipular cargas menores a 200 Ohm a esas frecuencias, se diseñó una red Pi para las transformación de impedancias.
| | Señal 1 | Señal 2 |
|:----------:|:----------:|:-----------:|
| Frecuencia | 150MHz | 400MHz |
| Naturaleza | Sinusoidal | Sinusoidal |
| Potencia (50 Ohm) | -4dBm | -4dBm |
| Impedancia | 200 a 50 | de 200 a 50 |
| Nivel DC | 0v | 0v |
## Diagrama de bloques
![](Captura.PNG)
## Archivo esquemático y board
Esquemático: export:/TRUNK/HARDWARE/boards/PLL/PLL-Si4133.sch@18
Board: export:/TRUNK/HARDWARE/boards/PLL/PLL-Si4133.brd@19
**Eagle 7.3**
## Funcionalidad
Circuito generador de señales RF a 150MHz y 400MHz a partir de dos PLLs.
Los PLLs controlan el VCO interno que poseen, los cuales son sintonizados mediante inductores previamente calculados.
Vdd = 3.3v
Las pistas están matcheadas a 50 Ohm.
| Funcionalidad | Descripción | Prueba de confiabilidad |
|:----------------------:|:--------------------------------------------------------------------------:|:--------------------------------------------:|
| Generar dos señales RF | Generar dos señales de 150MHz y 400MHz a partir de dos referencias de 10MHz | Medir señales con el analizador de espectros
## Entradas
Entradas digitales de control de PLL: SCLK, SDATA, SEN, PWDN
| | Valores |
|:---:|:-----------:|
| Vih | 0.7Vdd Min. |
| Vil | 0.3Vdd Max. |
| Iih | -10uA,10uA |
| Iil | -10uA,10uA |
Entrada de señal: Señal de sincronismo de 10MHz, previamente generada por un TXCO
| Parámetros | Valores |
|:----------:|:---------------:|
| Frecuencia | 2-26MHz |
| Vref | 0.5v - Vdd+0.3v |
Salida digital: AUXOUT indica cuando la frecuencia esta enganchada.
| Parámetros | Valores |
|:----------:|:------------:|
| Voh | Vdd-0.4v Min |
| Vol | 0.4v Max |
| Ioh | -500uA,500uA |
## Señales de RF o señales críticas del circuito
Las principales señales del circuito son las de salida RF. Como el integrado no puede manipular cargas menores a 200 Ohm a esas frecuencias, se diseñó una red Pi para las transformación de impedancias.
| | Señal 1 | Señal 2 |
|:----------:|:----------:|:-----------:|
| Frecuencia | 150MHz | 400MHz |
| Naturaleza | Sinusoidal | Sinusoidal |
| Potencia (50 Ohm) | -4dBm | -4dBm |
| Impedancia | 200 a 50 | de 200 a 50 |
| Nivel DC | 0v | 0v |
## Diagrama de bloques
![](Captura.PNG)
## Archivo esquemático y board
Esquemático: export:/TRUNK/HARDWARE/boards/PLL/PLL-Si4133.sch@18
Board: export:/TRUNK/HARDWARE/boards/PLL/PLL-Si4133.brd@19