Project

General

Profile

Task #1663

Milestone #1577: JARS 1.2 IMAGING

Actualización de firmware para JARS Brasil

Added by John Rojas almost 6 years ago. Updated 12 months ago.

Status:
Closed
Priority:
Normal
Assignee:
Start date:
02/21/2020
Due date:
03/13/2020
% Done:

100%


Description

Upgrade de firmware de los CPLD's de Transferencia, Programación y Control en el JARS Imaging


Add

Subtasks


Add

Related issues

History

#1 Updated by John Rojas almost 6 years ago

  • Due date set to 04/26/2019
  • Start date changed from 03/21/2019 to 04/22/2019

#2 Updated by John Rojas over 5 years ago

  • Due date changed from 04/26/2019 to 05/16/2019
  • Start date changed from 04/22/2019 to 05/13/2019

#3 Updated by John Rojas over 5 years ago

  • Due date changed from 05/16/2019 to 06/13/2019
  • Start date changed from 05/13/2019 to 06/10/2019

#4 Updated by John Rojas over 5 years ago

  • Due date changed from 06/13/2019 to 07/11/2019
  • Start date changed from 06/10/2019 to 07/08/2019

#5 Updated by John Rojas almost 5 years ago

  • Due date changed from 07/11/2019 to 02/28/2020
  • Status changed from New to In progress
  • Start date changed from 07/08/2019 to 02/21/2020
  • % Done changed from 0 to 30

21/02/2020: Se revisó los esquemas de JARS 1.0 para realizar comparación con JARS 1.1 en los pines usados por los CPLDS. Se encontró diferencias en los pines de los CPLD de Transferencia, Programación y Control.

24/02/2020: Se realizó la modificación del firmware del CPLD de Transferencia de JARS 1.1 mediante la herramienta Pin Planner para ser compatible con el CPLD de JARS 1.0. Se compiló correctamente obteniendo similares resultados que JARS 1.1 en warnings, se podría completar constraints para reducir warnings.

#6 Updated by John Rojas almost 5 years ago

  • Due date changed from 02/28/2020 to 03/13/2020
  • % Done changed from 30 to 90

12/03/2020: Actualización y pruebas con JARS Brasil. Configuración de señales de reloj con 3.3V-Schmidt Trigger en los 3 CPLD's, verificación de nivel mínimo de reloj.

#7 Updated by John Rojas almost 5 years ago

  • Status changed from In progress to Resolved
  • % Done changed from 90 to 100

13/03/2020 Se realizan las pruebas de firmware de los 3 CPLD's configurando con reloj de 3.3V Schmidt Trigger obteniendo buenos resultados en la adquisición continua y estable, el nivel mínimo de reloj (señal cuadrada) en la entrada es de 1.01V de amplitud.

#8 Updated by John Rojas 12 months ago

  • Status changed from Resolved to Closed

Also available in: Atom PDF